Knowledge Management System Of Institute of Semiconductors,CAS
一种可重构的乘法器 | |
余洪敏; 陈陵都; 刘忠立 | |
2010-08-12 | |
Rights Holder | 中国科学院半导体研究所 |
Date Available | 2010-01-13 ; 2010-08-12 |
Country | 中国 |
Subtype | 发明 |
Abstract | 本发明公开了一种可重构的乘法器,包括:输入单元,用于将乘数和被乘数分别输出至部分积产生单元;部分积产生单元,用于对接收自输入单元的乘数和被乘数的每一位进行操作产生一个部分积,并输出给部分积压缩单元;部分积压缩单元,用于对部分积产生单元输入的部分积进行进位保留加法器累加压缩,得到一排和信号以及一排进位信号,输出给最终积合成单元;最终积合成单元,包括一低位超前进位加法器和一高位超前进位加法器,用于对接收自部分积压缩单元的一排和信号以及一排进位信号进行合并而产生积,并输出给输出单元;输出单元,用于将接收自最终积合成单元的积采用异步操作或同步操作方式进行输出。本发明能够大大提高FPGA处理数据运算的速度。 |
Application Date | 2008-07-09 |
Language | 中文 |
Status | 实质审查的生效 |
Application Number | CN200810116397.5 |
Patent Agent | 周国城:中科专利商标代理有限责任公司 |
Document Type | 专利 |
Identifier | http://ir.semi.ac.cn/handle/172111/13418 |
Collection | 中国科学院半导体研究所(2009年前) |
Recommended Citation GB/T 7714 | 余洪敏,陈陵都,刘忠立. 一种可重构的乘法器[P]. 2010-08-12. |
Files in This Item: | ||||||
File Name/Size | DocType | Version | Access | License | ||
3575.pdf(979KB) | 限制开放 | -- | Application Full Text |
Items in the repository are protected by copyright, with all rights reserved, unless otherwise indicated.
Edit Comment