一种可重构的乘法器
余洪敏; 陈陵都; 刘忠立
2010-08-12
专利权人中国科学院半导体研究所
公开日期2010-01-13 ; 2010-08-12
授权国家中国
专利类型发明
摘要本发明公开了一种可重构的乘法器,包括:输入单元,用于将乘数和被乘数分别输出至部分积产生单元;部分积产生单元,用于对接收自输入单元的乘数和被乘数的每一位进行操作产生一个部分积,并输出给部分积压缩单元;部分积压缩单元,用于对部分积产生单元输入的部分积进行进位保留加法器累加压缩,得到一排和信号以及一排进位信号,输出给最终积合成单元;最终积合成单元,包括一低位超前进位加法器和一高位超前进位加法器,用于对接收自部分积压缩单元的一排和信号以及一排进位信号进行合并而产生积,并输出给输出单元;输出单元,用于将接收自最终积合成单元的积采用异步操作或同步操作方式进行输出。本发明能够大大提高FPGA处理数据运算的速度。
申请日期2008-07-09
语种中文
专利状态实质审查的生效
申请号CN200810116397.5
专利代理人周国城:中科专利商标代理有限责任公司
文献类型专利
条目标识符http://ir.semi.ac.cn/handle/172111/13418
专题中国科学院半导体研究所(2009年前)
推荐引用方式
GB/T 7714
余洪敏,陈陵都,刘忠立. 一种可重构的乘法器[P]. 2010-08-12.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
3575.pdf(979KB) 限制开放--请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[余洪敏]的文章
[陈陵都]的文章
[刘忠立]的文章
百度学术
百度学术中相似的文章
[余洪敏]的文章
[陈陵都]的文章
[刘忠立]的文章
必应学术
必应学术中相似的文章
[余洪敏]的文章
[陈陵都]的文章
[刘忠立]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。